热门课程:
-
- 课程详细介绍
-
FPGA系统实训就业班
关键字:FPGA系统实训就业班|FPGA系统实训就业课程|FPGA系统实训班|FPGA系统培训
学校价格:¥电话咨询 网上优惠价:¥享优惠 关注度:566人 总课时: 开班日期: 上课时段: 授课学校:信盈达培训教育 上课地点:广州市白云区黄石街 本课程结合目前热门的FPGA技术,由多年开发经验的工程师授课,系统地介绍了FPGA的基本设计方法。学习FPGA/CPLD概念的基础上, Altera公司和Xilinx公司主流FPGA/CPLD的结构与特点。本课程在FPGA应用开发方面主要有:初级篇内容包括Verilog HDL语言基础,Altera公司FPGA设计工具Quartus II软件综述,FPGA组合逻辑设计技术等,高级篇内容包括FPGA的硬件设计技术,基于Nios II的SOPC系统设计,NiosII SOPC系统设计实例,系统时序逻辑设计技术以及基于FPGA的IP核设计技术。课程大纲*阶段:主要帮助学员了解FPGA系统设计的基础知识,掌握FPGA*小系统硬件电路设计方法,学会操作QuartusII软件来完成FPGA的设计和开发。1..编程逻辑器件简介2.可编程逻辑器件的发展历史3. FPGA/CPLD的基本结构3.1 FPGA的基本结构3.2 CPLD的基本结构3.3 FPGA和CPLD的比较3.4 FPGA/CPLD的设计流程4. PLD/FPGA的分类和使用5. FPGA关键电路的设计(*小电路设计):5.1 FPGA管脚设计5.2 下载配置与调试接口电路设计5.3 高速SDRAM存储器接口电路设计5.4 异步SRAM(ASRAM)存储器接口电路设计5.5 FLASH存储器接口电路设计5.6 开关、按键与发光LED电路设计5.7 VGA接口电路设计5.8 PS/2鼠标及键盘接口电路设计5.9 RS-232串口5.10 字符型液晶显示器接口电路设计5.11 USB2.0接口芯片CY7C68013电路设计5.12 电源电路设计5.13 复位电路设计5.14 拨码开关电路设计5.15 i2c总线电路设计5.16 时钟电路设计5.17 图形液晶电路设计第二阶段:介绍熟练掌握硬件描述语言(Verilog HDL)是FPGA工程师的基本要求。*本节课程的学习,学员可以了解目前*流行的Verilog HDL语言的基本语法,掌握Verilog HDL语言中*常用的基本语法。*本节课程学习,学员可以设计一些简单的FPGA程序,掌握组合逻辑和时序逻辑电路的设计方法。*实战训练,学员可以对Verilog HDL语言有更深入的理解和认识。2.1 硬件描述语言简介2.1.1 Verilog HDL的特点2.1.2 Verilog HDL的设计流程简介2.2 Verilog模块的基本概念和结构2.2.1 Verilog模块的基本概念2.2.2 Verilog HDL模块的基本结构2.3 数据类型及其常量及变量2.4 运算符及表达式2.4.1 算术运算符2.4.2 关系运算符2.4.3 逻辑运算符2.4.4 按位逻辑运算符2.4.5 条件运算符2.4.6 移位运算符2.4.7 拼接运算符2.4.8 缩减运算符2.5 条件语句和循环语句2.5.1 条件语句2.5.2 case 语句2.5.3 while语句2.5.4 for语句2.6 结构说明语句2.6.1 initial语句2.6.2 always语句2.6.3 task和function语句2.7 系统函数和任务2.7.1 标准输出任务2.7.2 仿真控制任务2.7.3 时间度量系统函数2.7.4 文件管理任务2.8 小结第三阶段 Altera FPGA设计3.1 Altera高密度FPGA3.1.1 主流高端FPGA——Stratix系列3.1.2 内嵌高速串行收发器的FPGA Stratix GX系列3.2 Altera的Cyclone系列低成本FPGA3.2.1 新型可编程架构3.2.2 嵌入式存储资源3.2.3 专用外部存储接口电路3.2.4 支持的接口和协议3.2.5 锁相环的实现3.2.6 I/O特性3.2.7 Nios II嵌入式处理器3.2.8 配置方案3.3 Altera的MAX II系列CPLD器件3.4 Quartus II软件综述3.4.1 Quartus II软件的特点及支持的器件3.4.2 Quartus II软件的工具及功能简介3.4.3 Quartus II软件的用户界面3.5 设计输入3.5.1 建立工程3.5.2 建立设计3.6 综合3.7 布局布线3.8 仿真3.9 编程与配置3.10 小结第四阶段:随着FPGA芯片的性能和密度不断提高, 基于FPGA产品开发正在逐渐成熟并且在很多领域得到了应用。本阶段重点学习在FPGA产品设计核心技术4.1 FPGA的硬件设计技术4.2 基于Nios II的SOPC系统设计4.3 Nios II的SOPC系统的设计实例4.4 系统时序逻辑设计技术4.5 基于FPGA的IP核设计技术4.6FPGA的数据采集系统设计4.7 基于FPGA的硬件回路仿真器设计第五阶段Alter的IP工具5.1 IP的概念5.2 Alter可提供的IP5.3 Alter IP在设计中的作用5.4使用Alter的基本宏功能5.5使用Alter的IP核第六阶段:总结答疑,由工程师带领学员设计项目质量保障:1.每个班提供充足的实践操作和问题*答疑时间。*人手一台机、1套实验器材!2.所有班级均采用小班授课,20%理论+60%实战+20%项目实践。3.在学习期间均会获得我公司研发部几十位*高级工程师、国际项目经理等的技术支持,除正常学习时间外,其他任何时间学员均可前来进行额外实践。编号 班级名称 开班日期 教学点 网上优惠价 网上支付
-
- 相关课程推荐
- 相关学校推荐
- 相关资讯推荐